一、功能概述
此芯片对EMCCD输出图像的不均匀性进行校正以及实现EMCCD增益的自适应控制,最后对校正完的图像进行拼接,拼接后的图像大小为4096*4096,拼接后数据以单路形式输出。主要模块包括:非均匀性校正模块、自适应增益控制模块和接缝平滑模块
。芯片结构如下图所示:
1、本帧接缝平滑系数为上一帧计算结果,上电初始情况下接缝系数为1。
2、第一帧图像数据到来,内部控制逻辑从输入FIFO中读取数据进行非均匀性校正,接缝平滑的计算,并通过SDRAM控制器将数据写入SDRAM1中,写入时间为192ms。
3、第二帧数据来到时,数据进行非均匀性校正,接缝平滑计算,通过SDRAM控制器写入SDRAM2中,同时SDRAM1开始读出数据,通过输出模块规整为输出时序
。
4、 第三帧数据通过计算后,写入SDRAM1中,同时SDRAM2读出数据。
5、不断重复以上循环。
6、将每个通道非均匀性校正后的平均值计算后存到8个寄存器中,通过SPI读出。
7、两点校正的系数从外部通过SPI读入,写入寄存器中。
8、芯片满足图像处理的最低工作频率为90MHz,最终流片拟工作在100MHz。
二、接口说明
3.1 SPI总线输入输出时序
通过SPI总线实现对片内寄存器的配置:
1)通过SPI从机模式00(时钟
关注
打赏